10.3969/j.issn.1004-3365.2005.04.022
一种低电压CMOS折叠-共源共栅跨导运算放大器的设计
设计了一种全差分折叠-共源共栅跨导运算放大器,并将其应用于80 MHz开关电容带通Δ-Σ A/D转换器中.该跨导运算放大器采用0.35 μm CMOS N阱工艺实现,工作于2.5 V电源电压.模拟结果表明,该电路的动态范围为80 dB、直流增益63.4 dB、单位增益带宽424 MHz;在最大输出摆幅、建立精度为0.1%时,建立时间为7.5 ns,而功耗仅为7.5 mW.
跨导运算放大器、折叠-共源共栅、全差分、A/D转换器
35
TN432(微电子学、集成电路(IC))
2005-09-22(万方平台首次上网日期,不代表论文的发表时间)
共4页
412-415