10.3969/j.issn.1004-3365.2005.03.025
一种快速有限域乘法器结构及其VLSI实现
提出了一种快速有限域乘法器结构.将多项式被乘数与乘数各自平分成两个子多项式,并使用数字乘法结构计算这些子多项式的乘积.通过改变数字乘法结构的数字大小D,来均衡乘法器性能和实现复杂度.为了简化模不可约多项式f(x)运算,采用特殊多项式AOP(all one polynomials)和三项式,产生有限域GF(2m).这种乘法器与LSD乘法器相比,在数字大小D相同时,可将运算速度提高1倍.这种乘法器结构适合高安全度密码算法的VLSI设计.
VLSI、有限域、乘法器、椭圆曲线密码
35
TN918
国家高技术研究发展计划863计划2003AA141040
2005-07-14(万方平台首次上网日期,不代表论文的发表时间)
共4页
314-317