10.3969/j.issn.1004-3365.2005.02.024
一种用于10位100 MSPS流水线A/D转换器的CMOS线性采样开关
分析了影响CMOS模拟开关性能的主要因素,针对10位100 MHz采样频率A/D转换器对输入信号动态特性的要求,设计了一种适合在3.3 V电源电压下工作的CMOS全差分自举开关采样电路.基于0.35 μm标准CMOS数模混合工艺,在Cadence环境下采用Hspice对电路进行了模拟.模拟结果显示,其无杂散动态范围达到95 dB,满足了A/D转换器采样保持电路对输入信号高动态范围的要求,也保证了电路的可靠性.
CMOS、A/D转换器、模拟开关、自举开关、电荷注入效应、全差分
35
TN79+2(基本电子电路)
2005-05-19(万方平台首次上网日期,不代表论文的发表时间)
共4页
199-202