10.3969/j.issn.1004-3365.2004.05.029
一种基于RISC结构单片机的数字乘法器的设计
介绍了一种8位RISC结构单片机中乘法器的设计方法,分析了移位相加、加法器树、Booth编码-移位相加等多种乘法器的工作原理,并采用Synopsys综合工具实现了这些乘法器.综合及仿真结果表明,根据该8位RISC结构单片机特点设计的Booth编码-移位相加乘法器较之其它类型乘法器速度提高很多,而面积仅比最小的移位相加乘法器增加不到18%.从速度和面积两方面综合考虑,是较好的设计方案.
单片机、RISC、乘法器、移位相加、Booth编码
34
TN47(微电子学、集成电路(IC))
天津市科委科研项目023107311
2004-11-24(万方平台首次上网日期,不代表论文的发表时间)
共4页
593-596