10.3969/j.issn.1004-3365.2002.03.016
一种新型的晶体管级改进Booth编码单元电路
文章提出了一种新的高速低功耗晶体管级改进Booth编码单元电路.该电路组合了CMOS逻辑电路和传递管逻辑电路,采用高速低功耗XOR和XNOR电路,仅用了30个晶体管就实现了改进Booth编码.在0.35 μm的工艺条件下,HSPICE的仿真结果表明,电源电压3.3 V和频率100 MHz条件下,该改进Booth编码电路的延迟为0.34 ns,平均功耗为0.13 mW.
CMOS电路、Booth编码、逻辑电路、乘法器
32
TN432;TN431.2(微电子学、集成电路(IC))
美国国家科学基金5978;East Asia and Pacific Program9602485
2004-02-20(万方平台首次上网日期,不代表论文的发表时间)
共4页
212-214,218