10.3969/j.issn.1004-3365.2001.05.017
一种高速低功耗低相位抖动CMOS锁相环
文章描述了基于电流模压控振荡器的锁相环的设计和仿真.锁相环的所有部件都设计在同一芯片上.电路设计基于1.2 μm CMOS工艺.HSPICE仿真结果显示,锁相环在5 V外加电源电压时,工作在 16 MHz到350 MHz宽的频率范围内,峰-峰相位抖动小于12.5 ps,功耗为20 mW,锁相环的锁定时间小于600 ns.
模拟集成电路、锁相环、压控振荡器、CMOS
31
TN432(微电子学、集成电路(IC))
2004-02-20(万方平台首次上网日期,不代表论文的发表时间)
共4页
379-382