期刊专题

10.3969/j.issn.1004-3365.2001.04.009

速度优化再分解设计方法

引用
在超大规模集成电路的设计过程中,库单元绑定是非常重要的一环。它的目标是:通过特定的方法,把一组布尔网络表述的逻辑功能用具体的库单元实现。逻辑分解是这一过程中非常重要的一步,经分解产生的主题图质量的好坏直接影响到最后的设计结果。针对主题图中的延时问题,提出了“再分解”这一新设计方法。该方法采用“逻辑变换”技术,使主题图中从基本输入到基本输出的各条线路延时的差距尽量缩小,从而达到减小整个主题图延时的目的。

超大规模集成电路、单元库、布尔网络、主题图、逻辑分解

31

TN47(微电子学、集成电路(IC))

美国Avant!公司资助项目

2004-02-20(万方平台首次上网日期,不代表论文的发表时间)

共5页

267-271

相关文献
评论
暂无封面信息
查看本期封面目录

微电子学

1004-3365

50-1090/TN

31

2001,31(4)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn

打开万方数据APP,体验更流畅