10.3969/j.issn.1004-3365.2001.04.004
恒电压增益的低电压Rail-to-Rail运算放大器
基于Alcatel的0.35 μm标准CMOS工艺(VT=0.65 V),模拟实现了工作电压低达1.8 V、电压增益偏差仅为3%(整个输入共模偏置电压范围内)的运算放大器;电路的设计也避免了差分输入对中PMOS管和NMOS管的W/L的严格匹配,增强了电路对工艺的坚固性。对输入差分对偏置电流的控制电路、差分输入对的有源负载和AB类Rail-to-Rail输出级进行了整体考虑,确保电压增益恒定的新型结构,使该运放在2 V电源电压下,电压增益达到80 dB(10 kΩ电阻和10 pF电容并联负载),单位增益带宽为12 MHz,相位裕量72°。
运算放大器、模拟集成电路、Rail-to-rail放大器
31
TN722.7+7(基本电子电路)
2004-02-20(万方平台首次上网日期,不代表论文的发表时间)
共6页
246-251