10.3969/j.issn.1004-3365.2001.02.013
高速IDEA加密模块的实现
实现了一种高速的IDEA(International Data Encryption Algorithm)加密模块。首先,在分析IDEA算法的基本运算模块的基础上,重新安排了IDEA算法的各个子模块,采用8级流水线结构。其次,对IDEA算法实现速度影响最大的模乘部分,提出了一种新的保留进位模加器(MCSA)的费马数模乘结构,同时,对IDEA芯片的输入输出部分,针对高速和安全性两方面的需要作了合理考虑。最后,在对各子模块分别验证后,在一块FPGA上对整个加密算法进行了验证。理论分析和仿真的结果表明,该结构能实现速度和面积上较优的权衡。
专用集成电路、对称加密算法、IDEA、FPGA
31
TN492(微电子学、集成电路(IC))
2004-02-20(万方平台首次上网日期,不代表论文的发表时间)
共5页
121-125