期刊专题

10.3969/j.issn.1004-3365.2000.04.016

CMOS数字电路的速度功耗优化设计

引用
在既定工艺条件下,改善电路性能可以通过改进电路、采用不同的时钟技术以及调整电路的器件尺寸来实现;改进电路,可以提高电路速度,减小或消除时钟偏差问题;选择适当的时钟技术,能够满足功耗、速度或可靠性等方面的不同要求;在优化程序的帮助下,调整器件尺寸能大大减小电路面积并改善电路性能.文中对以上几个方面进行理论分析和计算机模拟,得到有关高速CMOS电路的选择原则和设计方法.

CMOS、数字电路、高速/低功耗电路、时钟技术、器件尺寸调整

30

TN402(微电子学、集成电路(IC))

2004-02-20(万方平台首次上网日期,不代表论文的发表时间)

共3页

273-275

相关文献
评论
暂无封面信息
查看本期封面目录

微电子学

1004-3365

50-1090/TN

30

2000,30(4)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn

打开万方数据APP,体验更流畅