10.3969/j.issn.1004-3365.1999.05.008
深亚微米芯片设计的研究
为了满足深亚微米芯片的高速性能,一方面要精确地定位电路各部分的延迟模型,另一方面必须把实际布图后互连延迟信息返标到逻辑综合环境.研究了深亚微米芯片设计中的时序模型、线网的线负载模型及EDA工具上的实现过程,并给出了设计流程.
超大规模集成电路、深亚微米芯片、计算机辅助设计、延迟模型、逻辑综合
29
TN42(微电子学、集成电路(IC))
2004-02-20(万方平台首次上网日期,不代表论文的发表时间)
共4页
336-339