10.3969/j.issn.1004-3365.1999.05.001
一种适于数据通路电路的FPGA结构
提出了一种适于实现数据通路(Datapath)逻辑的FPGA结构FDP.该结构的主要创新之处在于采用了两条通用反馈逻辑、基于全加器的通用逻辑单元、基于信号流的不对称连线结构和并行的测试扫描链.SPICE模拟结果表明,用0.8μm的工艺,FDP块内延时2.7ns,平均进位链延时0.1ns.工艺映射的实验结果显示,在实现数据通路中的常用电路时,新模块比基于LUT的FPGA模块平均节省70%的MOS管数.
现场可编程门阵列、数据通路、信号处理、图像处理
29
TN431.2(微电子学、集成电路(IC))
国家科技攻关项目96-738-01-09-01
2004-02-20(万方平台首次上网日期,不代表论文的发表时间)
共6页
305-310