期刊专题

10.3969/j.issn.1004-9398.2007.06.007

中值滤波的FPGA实现

引用
中值滤波广泛用于图像处理领域,但用硬件实现时,占用资源过大.本文介绍了一种基于位级运算的中值滤波硬件实现,并给出了其电路结构.这种方法使得硬件资源和输入数据的位宽成线性关系.最后借助Altera公司的Cyclone系列FPGA芯片EP1C12和Quartus Ⅱ6.0开发软件对设计进行了仿真验证.

中值滤波、位级运算、FPGA.

28

TP391(计算技术、计算机技术)

2008-04-17(万方平台首次上网日期,不代表论文的发表时间)

共3页

27-29

相关文献
评论
暂无封面信息
查看本期封面目录

首都师范大学学报(自然科学版)

1004-9398

11-3189/N

28

2007,28(6)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn

打开万方数据APP,体验更流畅