10.3969/j.issn.1000-386x.2018.10.051
基于指令级冗余的密码流处理器并发错误检测方法
自然故障与恶意故障将降低密码流处理器的可靠性与安全性.针对此情况,提出基于指令级冗余的低开销并发错误检测方法.分析密码流处理器上不同算法实现时的功能单元利用率,验证指令级冗余方法实现的可行性与高效性.提出脆弱性感知的指令复制算法,在满足性能约束条件下优先复制脆弱性高的指令.实验证明,该方法引入的硬件开销仅为1.5%,且在相同性能开销时,对随机故障与恶意故障的检测能力优于其他指令级冗余方法.全指令复制后典型SP(AES-128)、Feistel(SMS4)、L-M(IDEA)结构算法实现性能开销分别为25.6%、17.9%、15.7%,对比于具有相似故障检测能力的其他指令级冗余方法,其性能开销最低.
密码流处理器、并发错误检测、VLIW、指令复制
35
TP3(计算技术、计算机技术)
国家自然科学基金项目61404175
2019-04-25(万方平台首次上网日期,不代表论文的发表时间)
共7页
286-291,298