10.3969/j.issn.1000-386x.2018.07.046
一种SAR极坐标格式成像算法的FPGA实现
为了提高两维插值SAR极坐标格式算法的成像处理速度,提出一种基于分块RAM组SINC插值的FPGA并行实现方法.该方法将采样点坐标进行浮点转定点操作,并以该坐标的整数部分为地址,存储回波数据和剩余小数部分至分块RAM组;在一个时钟周期内完成对回波数据和插值核系数的寻址;对回波数据加权求和得到插值结果.该并行结构精简、易于实现,流水线式输出待插点数据,插值点数能够向下兼容,并且不会增加资源利用率.基于SINC插值极坐标格式算法对实测数据进行FPGA的成像处理,系统工作频率为200 MHz,能够在1.78 s时间内完成8 KB×16 KB点数的成像处理,验证了所提方法的有效性.
SAR成像、SINC插值、FPGA、极坐标格式算法、并行结构
35
TP3(计算技术、计算机技术)
中央高校基本科研业务费项目NZ2016105;南京航空航天大学研究生创新基地实验室开放基金项目kfjj20170401,kfjj20170408;江苏省普通高校专业学位研究生科研创新计划项目SJZZ16_0057
2018-10-29(万方平台首次上网日期,不代表论文的发表时间)
共7页
256-262