10.3969/j.issn.1000-386x.2017.02.025
基于DDR3高速电路拓扑结构的优化与仿真
以JEDEC公司所设计带寄存器内存条(RDIMM) B0公版DDR3的PCB为研究对象,并根据寄存器和内存条的IBIS仿真模型提取对应的时钟信号走线的Fly-By拓扑结构.通过SigXplorer软件对原先的Fly-By拓扑结构进行仿真并分析,然后,根据现有的拓扑结构特点设计出一种新的拓扑结构Fly-Shu.最后,通过反射仿真的矩形波形和串扰仿真的眼图波形与原先Fly-By拓扑结构仿真结果进行对比,发现新设计的Fly-Shu拓扑结构在高速电路中对于常见反射和串扰影响方面具有更强的抑制作用,从而保证了高速信号在传输过程中更高的完整性.同时,新设计出的Fly-Shu拓扑结构对以后的高速信号的PCB设计和仿真起到了很好的借鉴作用.
高速电路、差分对信号、信号完整性、眼图、Cadence软件
34
TP802.1(远动技术)
2017-05-26(万方平台首次上网日期,不代表论文的发表时间)
共5页
147-151