10.3969/j.issn.1000-1158.2010.02.12
CPT原子钟系统的数字正交解调算法及实现
介绍了将数字正交解调算法应用于CPT原子钟系统的锁相环路,通过FPGA硬件结构实现解调功能所开展的研究.经MATLAB和QUARTUS2的联合仿真表明,该算法抗噪声能力强,解调结果可靠性高,是应用于高性能CPT原子钟的理想算法.实际应用于CPT原子钟的实验结果与理论预期和实验仿真结果相一致.该方案有利于原子频标的工作状态调整和保持产品性能一致性.
计量学、原子钟、锁相环路、数字正交解调、FPGA
31
TB973(计量学)
国家自然科学基金10574141, 10675162
2010-05-31(万方平台首次上网日期,不代表论文的发表时间)
共5页
145-149