10.3969/j.issn.1000-3932.2016.03.012
基于FPGA的光栅信号FIR滤波器实现
为了去除实测光栅信号的噪声干扰,提高信号的细分精度,提出一种基于FPGA的光栅信号FIR滤波器实现方法.给出滤波器的基本原理和设计流程.通过DSP Builder和Matlab/Simulink完成了滤波器模块的设计和仿真,并将此模块直接转换成VHDL语言,用Modelsim的RTL进行仿真,验证了VHDL模块的正确性.滤波结果表明:示波器的实测光栅信号和滤波后的光栅信号与Matlab/Simulink、DSP Builder模型仿真结果相同,设计的32阶FIR滤波器在FPGA开发板的实现效果即示波器观测到的输入输出信号,证明该滤波器设计的可行性及其良好的滤波效果.
FIR滤波器、光栅信号、DSP Builder、FPGA、Matlab/Simulink
43
TH865
2016-06-12(万方平台首次上网日期,不代表论文的发表时间)
共6页
272-276,332