10.3969/j.issn.1003-0107.2012.10.002
CRC5/16编码校验模块的FPGA一体化设计
在数字通信领域,为保证数据的正确传输,数据校验是必不可少的,而循环冗余校验(Cyclic Redundancy Check,简称CRC)在其中得到广泛的应用。该文首先对CRC5/16校验的基本原理作了简要的介绍,然后对CRC5/16编码校验的具体电路及其实现步骤进行了详尽的阐述。在分析它们实现电路的基础上,提出了将CRC5/16的编码校验放在一个模块中实现的方法,这样不仅节省了硬件资源,而且系统的模块化设计也有利于模块的重复利用与移植。最后给出了在FPGA中的具体实现方法,并利用软件工具及硬件电路对该设计进行了较为全面的仿真验证。
CRCS、CRC16、编码、校验、FPGA
TN911.2
2012-12-21(万方平台首次上网日期,不代表论文的发表时间)
共4页
4-7