10.3969/j.issn.1003-0107.2012.02.016
H.264整数DCT的硬件实现
该文在分析了H.264整数DCT(Discrete Cosine Transform)变换原理的基础上,介绍了一种实现4×4前向整数变换的新算法。该算法较多地运用了矩阵运算,与传统的将一个二维DCT变换转变为两个一维DCT变换相比,省略了转置模块,降低了时钟延时,减少了资源占用,更利于达到基于H.264的视频信号处理的性能要求。根据新的算法编写了verilog程序并在QuartusⅡ8.0软件中进行了仿真并得出结果。
H.264、DCT、FPGA、整数变换
TN773(基本电子电路)
2012-05-05(万方平台首次上网日期,不代表论文的发表时间)
共3页
47-49