10.3969/j.issn.1003-0107.2011.12.012
基于Verilog HDL的ADS8322转换控制器设计
根据项目需求,采用Cyclone II系列EP2C8现场可编程逻辑门阵列(FPGA)作为控制核心,对16位高速模数转换芯片ADS8322进行控制,设计了一种基于Verilog硬件描述语言的ADS8322采样控制逻辑电路,该文详细阐明了ADS8322的特点和工作时序,采用有限状态机,实现了控制器电路的时序逻辑。同时给出采样控制电路在Quartus II 9.1软件环境下的功能仿真波形。通过实际电路测试,证明该设计方案简洁、有效、可靠,同时可方便应用于其他类似的高速AD转换控制。
高速AD、ADS8322、Verilog、采样控制器、QuartusII
TP274.2(自动化技术及设备)
国家大学生创新计划项目101048945
2012-04-21(万方平台首次上网日期,不代表论文的发表时间)
共3页
32-34