期刊专题

10.3969/j.issn.1672-5468.2007.04.013

基于FPGA/CPLD的雷达模拟信号源设计的实现

引用
雷达系统的机内自检与测试(BIT)是现代雷达设计中不可缺少的一项功能,雷达模拟信号源是雷达自检与测试系统的重要组成部分.介绍了一种雷达模拟信号源设计,它采用Altera公司的可编程逻辑器件EPF10K50EQC240及MAX+PLUS Ⅱ开发系统来实现,从而可以简化电路设计,减小设备体积,并使设备的可靠性和设计的灵活性得到大大提高.

模拟信号源、现场可编程门阵列、复杂可编程逻辑器件

25

TN957.52+9

2007-10-08(万方平台首次上网日期,不代表论文的发表时间)

共4页

47-50

相关文献
评论
暂无封面信息
查看本期封面目录

电子产品可靠性与环境试验

1672-5468

44-1412/TN

25

2007,25(4)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn

打开万方数据APP,体验更流畅