10.3969/j.issn.1001-5531.2011.15.006
电子式互感器合并单元同步时钟模块的设计
利用全球定位系统(Global Positioning System,GPS)时钟信号和晶振时钟信号精度互补的特点,提出了一种利用GPS时钟同步晶振时钟的新方法.采用除法电路和余数分摊的策略进行误差校正,使采样脉冲均匀准确,进一步减小各合并单元提供的采样脉冲之间的同步误差,同时在GPS时钟丢失时能减小积累误差,保持更长时间的同步.软件仿真和硬件实验均证明此方法的有效性.
电子式互感器、同步时钟、合并单元、可编程逻辑门阵列器件、误差校正
TM452+.93(变压器、变流器及电抗器)
辽宁省自然科学基金资助项目20072182
2012-01-14(万方平台首次上网日期,不代表论文的发表时间)
共6页
23-28