一种并行信号多核DSP的块数据处理和传输方法
针对并行信号处理和传输资源消耗大的问题,利用高速RapidIO总线将多核DSP全互连,数据通过内存映射共享,8个核可分别并行传输和处理数据,轻量级包头的RapidIO块传输速率高、复制数据少、效率高.经验证大大提高了数据吞吐率、减少了传输时延,解决了传统FPGA器件实现并行计算编译时间长、调试困难、价格昂贵等问题,可推广到雷达信号脉冲压缩、SAR图像处理、分布式智能云计算等领域.
TMS320C6678、全互连、内存映射、并行计算、RapidIO
23
TN919
2023-06-26(万方平台首次上网日期,不代表论文的发表时间)
共3页
17-19