基于CPLD/FPGA的可裁剪MCU设计与应用
采用Verilog语言开发了一款基于CPLD/FPGA平台的可裁剪MCU.该MCU包含一个核心模块和一些常用的接口模块,具有32位的程序/外设寻址空间.采用特殊的"或"总线结构,可以灵活增删指令及外设接口模块,以适应应用需要或节省资源.MCU采用HDL语言开发,可在任意平台CPLD/FPGA之间移植.该MCU已在实践中使用,具有一定的实用价值.
CPLD、FPGA、MCU、或总线、可裁剪、可移植
23
TS958
2023-03-27(万方平台首次上网日期,不代表论文的发表时间)
共3页
68-70