FPGA的超高速数字采集系统设计与实现
超宽带雷达具有很高的带宽,因此其具有很高的距离分辨率,同时具有很强的抗干扰能力.数字采集系统作为超宽带雷达系统中的关键组成部分,需要很高的采样率才能完成对超宽带信号的采集.本文以高性能FPGA+超高采样率ADC的结构进行高速数字采集系统的设计,实现两通道、8位、9.4 Gsps信号采样,系统的ENOB优于5.4位,SFDR优于50 dB,性能满足设计需求,具有一定的工程应用价值.
高速数字采集、FPGA、ADC12DJ5200RF、超宽带
22
TN957
2022-07-20(万方平台首次上网日期,不代表论文的发表时间)
共5页
66-70