开源处理器Rocket的异构SoC原型验证设计
针对异构SoC加速器测试软件硬编码固化到BootRom,致使FPGA原型验证周期长的问题,提出了一种软件和硬件分离的原型验证方法.该验证方法仅需要增加指令存储ITCM和UART、SPI基本外设,即可实现对协处理器、独立加速器的FPGA平台验证工作.基于开源处理器Rocket core和开源项 目Si-Five Blocks,以Cordic算法协处理器和快速傅里叶变换独立加速器为例,在FPGA开发板VC707上的实际验证表明,该平台验证方法不仅能够减少SoC综合编译的次数,有利于软硬件问题的定位,而且可以减少CPU读取指令的时间、加快验证速度.
开源处理器、RISC-V、平台验证、异构SoC
21
TP31(计算技术、计算机技术)
2021-07-14(万方平台首次上网日期,不代表论文的发表时间)
共5页
12-15,18