期刊专题

通用RapidIO控制器的DMA高速传输方案设计

引用
本文旨在设计一款面向通信领域的高性能SoC,要求能够实现板与板的高速互连通信.此SoC设计基于RapidIO 2.2协议规范,集成了GRIO,单通道速率可达6.25 Gbaud,足以满足大部分通信应用的数据传输需求.同时考虑到大批量数据传输对系统性能的影响,本设计在RAB内部集成了DMA控制器,以减少处理器资源占用和系统性能损失.本文主要对GRIO和RAB两部分关键设计内容进行了详细说明.最后,基于裸板实现驱动程序设计,并与自带RapidIO软核的Xilinx Zynq7000 ZC706开发板点对点连接测试,结果显示DMA读写带宽可达理论有效数据带宽的90%以上.

SoC、RapidIO、DMA、Zynq7000 ZC706

20

TN47(微电子学、集成电路(IC))

2020-07-14(万方平台首次上网日期,不代表论文的发表时间)

共5页

20-24

相关文献
评论
暂无封面信息
查看本期封面目录

单片机与嵌入式系统应用

1009-623X

11-4530/V

20

2020,20(7)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn

打开万方数据APP,体验更流畅