Avalon总线的音频编解码控制器IP核设计
介绍了基于Avalon总线的WM8731音频编解码控制器IP核的设计,包括音频数据访问接口模块和Avalon-MM接口模块等,并利用SOPC技术将其封装成可重用的IP核.自定义IP核的使用,有效降低了该芯片的开发难度,同时也使系统易于扩展和升级,具有较高的灵活性.在Quartus Ⅱ和ModelSim下使用VHDL语言完成了控制器的设计、仿真以及Nios Ⅱ系统的构建,并通过SignalTap Ⅱ逻辑分析仪进行了硬件测试.仿真和测试结果表明,该控制器满足WM8731各项时序要求.
音频编解码、自定义IP核、Avalon总线、Nios Ⅱ
17
TP334.4(计算技术、计算机技术)
2017-06-28(万方平台首次上网日期,不代表论文的发表时间)
共4页
60-62,79