基于P2020处理器的高速数据总线接口设计
通过以Freescale公司的P2020双核处理器为核心的嵌入式硬件平台,介绍了CPU与FPGA的基于 Local Bus 接口设计具备DMA传输功能及环形缓冲的高速数据总线接口方法,以及基于 Linux3.0内核开发此接口的驱动程序的实现方法.该技术已在某宽带高速设备上应用,实际测试,其实时稳定性、数据吞吐量、链路稳定性均满足设计要求,对同类型嵌入式平台的高速数据总线接口设计及开发有借鉴意义.
P2020、Local Bus、DMA、环形缓冲
16
TP311(计算技术、计算机技术)
2016-05-25(万方平台首次上网日期,不代表论文的发表时间)
共4页
24-27