期刊专题

基于P2020处理器的高速数据总线接口设计

引用
通过以Freescale公司的P2020双核处理器为核心的嵌入式硬件平台,介绍了CPU与FPGA的基于 Local Bus 接口设计具备DMA传输功能及环形缓冲的高速数据总线接口方法,以及基于 Linux3.0内核开发此接口的驱动程序的实现方法.该技术已在某宽带高速设备上应用,实际测试,其实时稳定性、数据吞吐量、链路稳定性均满足设计要求,对同类型嵌入式平台的高速数据总线接口设计及开发有借鉴意义.

P2020、Local Bus、DMA、环形缓冲

16

TP311(计算技术、计算机技术)

2016-05-25(万方平台首次上网日期,不代表论文的发表时间)

共4页

24-27

相关文献
评论
暂无封面信息
查看本期封面目录

单片机与嵌入式系统应用

1009-623X

11-4530/V

16

2016,16(2)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn

打开万方数据APP,体验更流畅