基于FPGA与TW2867的实时图像采集系统设计
核心板主要由FPGA+两片DDR2构成,负责实现视频图像处理的核心算法.系统充分利用了FPGA并行处理的能力,加上两片DDR2构建32位总线,整个系统的带宽高达10 Gbps;两片DDR2容量高达2 Gb,满足视频处理过程中对高缓冲区的需求.选用的FPGA为Altera公司Cyclone Ⅳ系列的EP4CE30F23C6N芯片,针对视频解码芯片TW2867、实现了I2C总线配置、VGA显示模块的设计.实验结果显示,本设计具有成本低、速度高、易于集成的优点.
CCD摄像头、FPGA、视频解码芯片、视频采集、实时处理
16
TP332(计算技术、计算机技术)
2016-03-18(万方平台首次上网日期,不代表论文的发表时间)
共4页
53-55,59