期刊专题

高速数字电路互连时序模型与布线长度分析

引用
介绍了高速数字电路器件的通用互连时序模型,基于模型给出了时序公式。对常用高速接口 MII、RMII、RGMII和 SPI 给出了基于公式和理论的实例分析,通过分析得出电路板设计布线长度关系。介绍的时序模型和分析方法,为电路设计人员提供了有效的分析方法,避免进入高速电路走线一定要等长这种认识误区,有助于在工程实践中,提升布线设计成功率、找出故障原因并加速电路设计进程。

高速电路、时序分析、PCB 走线长度

TP331.2(计算技术、计算机技术)

2014-12-22(万方平台首次上网日期,不代表论文的发表时间)

共4页

8-10,20

相关文献
评论
暂无封面信息
查看本期封面目录

单片机与嵌入式系统应用

1009-623X

11-4530/V

2014,(12)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn

打开万方数据APP,体验更流畅