Intel SoC处理器的I2C总线IP核设计与应用
Intel SoC处理器E6x5C系列产品,作为多芯片的封装芯片,具有出色的灵活性.本文基于该处理器,利用Altera新一代集成开发工具Qsys,描述了I2C总线IP核的设计过程,给出了IP核的系统接口和各个子模块的设计方法,并进行仿真和验证,最后将该IP核应用于模拟视频解码芯片SAA7113的配置及初始化.
片上系统、Qsys、E6X5C、I2C总线、SAA7113
TP31(计算技术、计算机技术)
2014-10-28(万方平台首次上网日期,不代表论文的发表时间)
共4页
24-27