FPGA的宽带步进频率信号源设计
介绍了基于FPGA和锁相频率合成器芯片ADF4350的宽带步进频率信号源的设计与实现方法。通过分析两种不同的实现方法,确定了以DDS输出的扫描频率控制锁相环鉴相参考频率的方法。该方法能有效结合二者优势,缩短频率的稳定时间,降低输出杂散。通过FPGA的控制、配置,产生了最佳性能的LS波段宽带步进频率信号,具有功耗低、集成度高、输出频率杂散抑制良好等特点。
步进频率源、FPGA、ADF4350、DDS
12
TN74(基本电子电路)
2013-01-27(万方平台首次上网日期,不代表论文的发表时间)
共4页
19-22