10.3969/j.issn.1009-623X.2009.03.008
基于FPGA的高速图像采集系统设计
在高速图像采集系统中,CPU时钟资源、I/O端口资源、传输单元等都成为系统的瓶颈.本系统采用FPGA+RAM+USB的设计: FPGA硬件采样模块,有效降低采样时延和CPU时钟资源;独特的RAM时序控制与读写控制分离设计,增加了模块之间的独立性,降低了控制的复杂度;USB设计在实现高速率数据传输的同时又具有低成本、易安装等优点.
CMOS图像采集、FPGA、RAM控制器、EZ-USB、OV7620、CY7C68013
TP3;TN9
2009-05-22(万方平台首次上网日期,不代表论文的发表时间)
共3页
28-30