10.3969/j.issn.1009-623X.2007.05.007
千兆高速采集系统的硬件电路设计
运用美国国家半导体公司的超高速8位A/D转换器(ADC08D1000),配合Altera公司的高端FPGA(Stratix Ⅱ, EP2S60),实现高速双通道采集系统,每个通道的采样频率可达1 GHz.该采集系统的实现难点是硬件电路的设计和制作.本文重点介绍该采集电路的硬件设计,并对采集系统中由时钟抖动引起的噪声进行理论分析.
高速采集、LVDS、时钟抖动、孔径抖动、微带差分走线
TP3(计算技术、计算机技术)
2007-06-18(万方平台首次上网日期,不代表论文的发表时间)
共4页
23-26