10.3969/j.issn.1009-623X.2007.01.014
SEP3203处理器的FPGA数据通信接口设计
SEP3203是东南大学自主研发的基于ARM7TDMI的一款微处理器.系统在该处理器的控制下通过FPGA实现对信号的A/D采样和采样后的数据存储.采样数据经过FPGA的算法处理后,SEP3203处理器通过DMA方式将运算结果存储到片外SDRAM,SEP3203与FPGA的数据通信遵循SRAM时序.通过两组FIFO存储A/D数据,系统实现了信号的不间断采集和信号处理的流水线操作.
SEP3203处理器、FPGA、FIFO、接口设计
TN91
2007-03-19(万方平台首次上网日期,不代表论文的发表时间)
共4页
43-46