期刊专题

10.3969/j.issn.1009-623X.2007.01.014

SEP3203处理器的FPGA数据通信接口设计

引用
SEP3203是东南大学自主研发的基于ARM7TDMI的一款微处理器.系统在该处理器的控制下通过FPGA实现对信号的A/D采样和采样后的数据存储.采样数据经过FPGA的算法处理后,SEP3203处理器通过DMA方式将运算结果存储到片外SDRAM,SEP3203与FPGA的数据通信遵循SRAM时序.通过两组FIFO存储A/D数据,系统实现了信号的不间断采集和信号处理的流水线操作.

SEP3203处理器、FPGA、FIFO、接口设计

TN91

2007-03-19(万方平台首次上网日期,不代表论文的发表时间)

共4页

43-46

相关文献
评论
暂无封面信息
查看本期封面目录

单片机与嵌入式系统应用

1009-623X

11-4530/V

2007,(1)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn

打开万方数据APP,体验更流畅