10.15918/j.tbit1001-0645.2017.353
高速低复杂度并行盲均衡的研究与FPGA实现
针对高速解调系统中由多径效应、射频器件和模数转换(ADC)的带内幅度相位的不一致性以及定时采样时刻的偏差等所引起码间串扰问题,提出了一种基于恒模算法(CMA)的低复杂度并行盲均衡实现结构,该结构运用弛豫超前变换技术以及快速FIR算法(FFA),在符号速率远高于FPGA时钟频率的情况下,通过运用低复杂度的流水线并行结构,以较少的硬件开销,满足盲均衡最大化数据吞吐量的要求.将本架构在Xilinx XC7VX690T硬件平台上实现,并应用于600 Ms/s符号速率的高速解调系统中,极大地提高了信号的质量,从而验证了本算法的可行性和高效性.
均衡器、恒模算法、弛豫超前变换、快速FIR算法
39
TN92
国家自然科学基金青年基金资助项目61601025
2019-12-31(万方平台首次上网日期,不代表论文的发表时间)
共6页
1192-1197