数字电路模块化进化算法
针对大规模复杂电路进化设计的收敛速度和规模瓶颈,在遗传算法的基础上提出了一种模块化进化算法.该算法以节点作为基本单元,采用图表形式的编码方案,其基本思想是将染色体中优秀的基因片段作为有效局部解或优秀子电路封装为模块,进化过程中该模块不再进行进化操作.不仅保护优秀的基因片段而且大大简化了复杂电路的进化设计.并以加法器和乘法器为例进行了模块化进化算法的进化设计实验.结果表明:相对于传统遗传算法,模块化进化算法应用于复杂电路进化设计时,不仅进化设计的速度得到提高,而且大大提高了电路进化设计的成功率.
演化硬件、电路进化设计、模块化进化算法
40
TP311;TN791(计算技术、计算机技术)
河北省科技条件建设资助项目11963546D;河北省科学技术研究与发展计划资助项目10203548D;河北师范大学博士基金资助项目L2009B06
2014-10-17(万方平台首次上网日期,不代表论文的发表时间)
共6页
1048-1053