低功耗低频快速起振电路的设计
为了解决传统皮尔斯结构互补氧化金属半导体(CMOS)晶振电路功耗过大的问题,设计了一种集成在专用无磁计量芯片内的低频起振电路,其振荡频率为32.768kHz.在传统皮尔斯结构晶振电路的基础上,设计了改进型推拉式晶振电路,有效地降低了功耗,并能实现快速起振.采用Chartered的0.35μm工艺模型进行设计、仿真和流片.测试结果表明,电路工作正常,稳定后平均工作电流仅为0.39μA,起振时间小于200ms,满足了系统对频率及功耗的要求.
晶振、低频起振、低功耗
38
TN492(微电子学、集成电路(IC))
天津市科技支撑计划重点资助项目08ZCKFGX00200
2012-09-11(万方平台首次上网日期,不代表论文的发表时间)
共5页
1068-1072